(19)中华人民共和国国家知识产权局
(12)实用新型专利
(21)申请号 CN2019208329.6 (22)申请日 2019.06.13
(71)申请人 成都汇蓉国科微系统技术有限公司
地址 610213 四川省成都市天府新区华阳街道天府大道南段888号
(10)申请公布号 CN210982721U
(43)申请公布日 2020.07.10
(72)发明人 胥秋;杨宏伟;石韦伟;冷立根;金敏;汪宗福;张平;王飞 (74)专利代理机构 中国和平利用军工技术协会专利中心
代理人 刘光德
(51)Int.CI
权利要求说明书 说明书 幅图
(54)发明名称
基于FPGA的低小慢目标探测雷达静态杂波抑制装置
(57)摘要
本实用新型提出一种基于FPGA的低小慢
目标探测雷达静态杂波抑制装置,本装置包括3个模块,基于对称I/O位宽FIFO的数据缓存模块、静态杂波能量估计模块、杂波抑制模块。经过脉冲压缩处理后的信号按距离门为单位顺序输入本装置,然后分两路同时进入基于FIFO的数据缓存模块和静态杂波能量估计模块。本实用新型有效的降低了静态杂波能量估计模块中累加器的所需位宽,提高了FPGA的资源利用率。
法律状态
法律状态公告日
2020-07-10
授权
法律状态信息
授权
法律状态
权利要求说明书
基于FPGA的低小慢目标探测雷达静态杂波抑制装置的权利要求说明书内容是....请下载后查看
说明书
基于FPGA的低小慢目标探测雷达静态杂波抑制装置的说明书内容是....请下载后查看